DDS在低频矢量网络分析仪中的应用?

发布时间:2017/8/26 13:50:00

    在无线电测量中,经常需要测量设备或网络的频率特性,矢量网络分析仪用于测量二端口线性非时变网络的频率特性,包括幅频响应和相频响应。频率特性测量的关键是产生频率步进的信号源,该信号源的频率、幅度及相位应能测定。以往的扫频信号源大多是基于压控振荡器(VCO)、函数发生器及锁相环(PLL)技术。这些技术存在转换频率时间长、频率不高、硬件耗费比较大等问题。随着超大规模集成电路的迅速发展,由单片微处理机和直接数字频率合成(DDS)芯片为构成的DDS扫频信号源应运而生。与其它频率合成方法相比较,DDS技术的主要优点是:分辨率高;频率转换速度快;频率切换时相位保持连续;合成频率准确;全数字化控制,可与微处理器接口。DDS对信号质量的改善在于其系统的相位噪声主要取决于参考时钟振荡器,基本不受系统其他部分的影响。现在,DDS技术已经广泛应用于本振、信号发生器、仪器、通信、雷达等系统。

    直接数字频率合成(DDS)技术

    直接数字频率合成DDS(Direct DigitalSynthesis),是一种新颖的频率合成技术。这种技术的实现依赖于高速数字电路的产生,目前,其工作速度主要受D/A变换器的限制。DDS技术就是利用正弦信号的相位与时间呈线性关系的特性,通过查表的方式得到信号的瞬时幅值,从而实现频率合成。为了输出一定频率的信号,在每一个时钟周期中,存储在频率/相位字寄存器中的相位增量值ΔPhase被送到相位累加器中,输出的结果送入正弦、余弦函数表中,通过查询将相位信息转换为对应的正弦幅度值,产生数字化正弦信号。相位增量值ΔPhase与输出信号频率fout和fc参考时钟频率之间的关系为

    式中,N是相位累加器的字长。由公式(1)知,相位增量值ΔPhase与输出信号频率fout成正比。

    由取样定理,DDS所产生的信号频率不能超过时钟频率的一半,在实际运用中,为了保证信号的输出质量,输出频率不要高于时钟频率的33%,以避免混叠或谐波落入有用输出频带内。

    扫频信号源频率分辨率fstep直接取决于DDS的频率分辨率Δf,计算公式如下

    矢量网络分析仪中扫频信号源的构成

    矢量网络分析仪用来测量二端口线性时不变网络的频率特性。频率特性是一个网络对一系列正弦输入信号的响应特性。如图1所示,被测网络输入幅度为Ai,角频率为ω的正弦信号,对于线性时不变网络,其稳态输出也是正弦信号,幅度为A0,角频率为ω,相角差为Φ。改变ω的大小,可以得到一系列的输入和输出数据,其中,幅频特性A(ω)和相频特性Φ(ω)统称为频率特性。网络分析仪中的扫频信号源为被测网络提供激励,根据测量要求,需产生一系列频率高、转换速度快、步进小、相位可控、频率转换时相位保持连续的正弦波。

    采用单片微处理机对DDS进行控制,构成扫频信号源的电路非常简捷,其电路方框图见图2。

    该电路由单片微处理机(CPU)、DDS、参考时钟、低通滤波器(LPF)和宽带放大电路组成。低通滤波器是扫频信号源中一关键器件,负责滤除输出信号中所含有的高频杂散信号和谐波信号。DDS的输出杂散有三个主要来源:N比特相位累加器只输出高M位对ROM进行寻址;ROM存储的幅值编码仅为有限位;DAC的有限分辨率和非线性特性;DDS的输出包括基本脉冲谐波谱,出现在下列位置:

    Kfclk±fout  K=1,2,3LL

    笔者设计的是1mHz~2MHz低频矢量网络分析仪,输出频率是2MHz,采用了50MHz的参考时钟,使谐波信号频率远离输出信号频率,减小对低通滤波器的要求。笔者设计了一7阶椭圆滤波器,取得了较好的效果。宽带放大器选用低噪声的运放,对DDS输出的信号进行放大,以达到扫频信号源的要求。

    利用单片微处理机可以对DDS的逻辑和输出信号进行实时控制,笔者选用Intel公司生产的MCS-51系列芯片AT89C51。AD9850的CS信号,由地址译码得到,W-CLK和FQ-UD信号直接由89C51的P1口给出。在程序中,需严格按照AD9850的时序要求。其软件流程图如图3(以并行接口方式为例)所示。

    图3中,AD9850初始化是DDS芯片的复位,复位后除输入寄存器以外的寄存器清零,输出变成高阻,复位脉冲的高电平至少保持5个时钟周期。控制字定义是否相位调制、低功耗选择和置数模式。相位增量值由公式(1)计算得出。

    DDS是近几年出现的新一代频率合成技术,在程序设计中要注意DDS的时序要求,正确送出逻辑控制字、相位增量值;DDS是超大规模CMOS器件,对时钟信号的质量要求比较高,时钟信号的上升沿和下降沿应无大的尖峰和凹坑,时钟信号用地线屏蔽;给AD9850的时钟信号不能低于1MHz,低于1MHz时,芯片自动进入电源休眠方式,高于此频率时,系统恢复正常;要考虑良好的去耦电路,去耦电容尽可能靠近器件,注意良好接地,模拟地、数字地分开。